TSMC 3nm 수율, 60%에서 80% 사이 추정
- 뉴스봇
- 조회 수 917
- 2023.01.01. 13:45
외신에 따르면 반도체 전문 분석가와 전문가들은 현재 TSMC의 N3 수율이 60~70%, 75~80%로 1차 배치에 상당히 적합할 것으로 추정했습니다. 한편 재무 분석가 Dan Nystedt는 TSMC의 현재 N3 수익률이 상향 조정 초기 N5 수익률과 비슷하며, 언론에 따르면 80%까지 높아질 수 있습니다.
반면 삼성 파운드리는 초기 3GAE 수율이 10%에서 20%까지 다양해 개선되지 않고 있는 것으로 업계 관계자들은 보고하고 있습니다. 게다가, 칩 품질의 변동성이 매우 높았다고 보고서는 말합니다.
추정치는 크게 다르지만 TSMC의 현재 N3 수율에 대해 몇 가지 유의해야 할 점이 있습니다. 먼저 TSMC의 Fab 18을 통해 실행되는 상용 웨이퍼에 대해 수율이 계산되는지, TSMC 고객의 다양한 IP를 포함하는 상용 및 셔틀(테스트) 웨이퍼에 대해 수율이 계산되는지 알 수 없습니다. 둘째, TSMC와 TSMC의 고객 외에는 현재 상용 또는 셔틀 웨이퍼의 정확한 수율을 아는 사람이 없습니다. 셋째, 상용 웨이퍼만 고려한다면, 현재 TSMC의 N3는 시장 소문에 근거한 것이지만 얼리 어답터를 위한 매우 제한된 수의 디자인을 만드는 데 사용됩니다.
TSMC의 최대 고객이자 첨단 노드용 알파 클라이언트인 Apple의 요구 사항을 염두에 두고, 캘리포니아의 쿠퍼티노에 본사를 둔 하이테크 대기업이 TSMC의 기능에 맞게 설계를 조정함으로써 TSMC의 최첨단 생산 기술을 개발하는 경향이 있다는 점을 고려하면 초기 수익률이 80%에 달할 수 있다는 것은 놀라운 일이 아닙니다. 한편, 대량 시장 제품에 전력을 공급하기 위해 설정된 칩(또는 칩)의 수율이 60%로 정확하게 높지 않을 수 있습니다.
어쨌든 TSMC가 상업적으로 생산하는 N3 디자인의 수는 현재로서는 제한적이며(3개의 IC를 거의 초과하지 않는 것으로 추측됨) 수율 관련 데이터는 주조 공장과 고객의 잘 유지된 영업 비밀이기 때문에 TSMC의 N3 수율이 얼마나 높거나 낮은지에 대해서는 판단할 수 없습니다.
사실 같은 이유로 TSMC의 N3 수익률과 삼성 파운드리의 3GAE 수익률을 초기에 비교하는 것은 자제하겠습니다.
게다가, 초기 N3 노드(일명 N3B)에 대한 소문을 염두에 두고, 다른 개발자들이 프로세스 윈도우가 개선된 N3E를 사용할 예정이기 때문에 Apple은 이 기술을 채택하는 유일한 회사가 될 수 있습니다. 한편 초기 N3 수율은 N3E(및 N3 기술 제품군의 다른 노드)에 적용되지 않을 수 있으며, 이 프로세스 기술은 실제로 업계 전반에서 널리 사용될 예정이므로 주의해야 할 사항입니다.
현대의 반도체 생산 기술은 수천 개의 공정 단계를 포함하고 있으며 재료, 사용되는 팹 장비 도구, 공정 레시피 및 기타 다양한 요소에 의존합니다. 따라서 수율을 개선하거나 낮출 수 있는 수천 가지 방법이 있을 수 있으며, 이는 한 요인이 다른 요인에 어떻게 영향을 미치는지에 대한 매우 깊은 이해가 중요한 이유입니다.
TSMC의 N3(N3B), N3E, N3S, N3P 및 N3X는 매우 다른 제조 기술이기 때문에 초기 N3 수율은 나머지에 좋은 신호이지만 다른 노드도 동일할 것임은 보장하지는 않습니다.
우왕