미니 (DEBUNKED) 속보: 인텔, 20A/18A 공정서 결함?
- Section31
- 조회 수 1080
- 2024.08.02. 14:17
https://hardwaretimes.com/intel-20a-18a-delayed/
"우리는 20A 및 18A 공정 기술에서 수율이 예정보다 18개월 늦게 진행되는 결함 모드를 경험했습니다. 우리는 이제 6년 안에 5N4Y를 완료하는 것을 목표로 하고 있는데, 이는 여전히 믿을 수 없을 만큼 빠른 속도입니다."
이것의 원문 트윗은 누군가가 풍자 목적으로 올린 것이 확산 및 와전되며 나온 것으로 밝혀졌습니다. 후속 글을 보시기 바랍니다.
재검증 결과 이 "속보"의 원문 트윗(출처를 참조하시오)은 DEBUNKED, WRITTEN FOR JUST KIDDING 입니다.
이 글은 아카이브로 남겨지며, 후속 글 링크는 다음과 같습니다.
https://meeco.kr/mini/27423451
N7P랑 N7+이랑 비교 시 7LPP가 후달린것이지
실제 결과물 기준 N7=7LPP 동급입니다
면적은 5~8% 정도 더 작구요
삼성 7나노 2세대가 TSMC 7나노 1세대랑 동급이였더라..
EUV도입한거 친고는 많이 아쉽네요 이때는 그래도 격차가 덜했네요
논외로 이런 인식을 낳게한거는 다 삼파 잘못입니다
5LPE, 4LPE, 4LPX, SF4, SF4P 다 TSMC대비 크게 밀립니다 무려 5개의 공정이나 말입니다
특히 SF4P가 PDK상 N4P에 비해 5%성능우위라? 이건 명백한 사기입니다 말같지도 않은소리죠
물론 선단공정 만드는곳이 TSMC, 삼파, 인텔밖에 없으니까 저정도면 대단한거 아니야?라고 하면 그건 아니라고 봅니다
인텔은 18개월 밀린거보면 지금으로썬 희망제로이고요
지금 삼파만봐도 TSMC대비 2~3년이상 격차인데 너무 아쉬워요
그리고 지금 SF3공정 수율 망했다는 루머가져오셨죠
근데 무슨 SF3을 기반으로 만드는 SF3P부터는 괜찮아진다는 루머는 자꾸 어디서 나오는지 모르겠습니다
그냥 퀄컴이 8 GEN 5 FG로 쓰니까?아무리봐도 가격관련 문제 같습니다
전에 SF2가 로드맵에서 사라지고 사실상 SF3P랑 같다고 하셨죠? SF2=SF3P
만약 방금 올리신거처럼 E2200때처럼 또 유럽만 쓴다면 더 말할거 있나요? 4LPE처럼 망한거 아닐까 싶습니다
당장 5LPE때 행복회로 만빵, SF4P때 행복회로 만빵이였는데 결과는 항상 아니였으니까요
무튼 N7=7LPP라는건 알아갑니다 의외였네요
4년 내 노드 5개에서 6년내로 그 후는 8년이겠네요.
인텔 4에서도 극심한 저수율 문제를 겪고 있는 인텔 파운드리 또 당신이십니까...